数字通信同步技术的MATLAB与FPGA实现 Altera/Verilog版(第2版) 电子工业出版社 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线

数字通信同步技术的MATLAB与FPGA实现 Altera/Verilog版(第2版) 电子工业出版社精美图片
》数字通信同步技术的MATLAB与FPGA实现 Altera/Verilog版(第2版) 电子工业出版社电子书籍版权问题 请点击这里查看《

数字通信同步技术的MATLAB与FPGA实现 Altera/Verilog版(第2版) 电子工业出版社书籍详细信息

  • ISBN:9787121386428
  • 作者:暂无作者
  • 出版社:暂无出版社
  • 出版时间:2020-03
  • 页数:暂无页数
  • 价格:62.30
  • 纸张:胶版纸
  • 装帧:平装-胶订
  • 开本:16开
  • 语言:未知
  • 丛书:暂无丛书
  • TAG:暂无
  • 豆瓣评分:暂无豆瓣评分
  • 豆瓣短评:点击查看
  • 豆瓣讨论:点击查看
  • 豆瓣目录:点击查看
  • 读书笔记:点击查看
  • 原文摘录:点击查看
  • 更新时间:2025-01-19 02:16:19

寄语:

新华书店正版,关注店铺成为会员可享店铺专属优惠,团购客户请咨询在线客服!


内容简介:

本书以Altera公司的FPGA为开发平台,以MATLAB及VerilogHDL为开发工具,详细阐述数字通信同步技术的FPGA实现原理、结构、方法和仿真测试过程,并通过大量的工程实例分析FPGA实现过程中的具体技术细节。本书主要内容包括FPGA实现数字信号处理基础、锁相环、载波同步、自动频率控制、位同步、帧同步等。本书思路清晰、语言流畅、分析透彻,在简明阐述设计原理的基础上,注重对工程实践的指导性,力求使读者在较短的时间内掌握数字通信同步技术的FPGA设计知识和技能。作者精心设计了与本书配套的FPGA开发板,详细介绍了工程实例的实验步骤及方法,形成了从理论到实践的完整学习过程,可以有效地加深读者对数字通信同步技术的理解。


书籍目录:

第1章同步技术的概念及FPGA基础(1)

1.1数字通信中的同步技术(1)

1.2同步技术的实现方法(3)

1.2.1两种不同的实现原理(3)

1.2.2常用的工程实现途径(4)

1.3FPGA概念及其在信号处理中的应用(5)

1.3.1基本概念及发展历程(5)

1.3.2FPGA的结构和工作原理(7)

1.3.3FPGA在数字信号处理中的应用(14)

1.4Altera器件简介(15)

1.5VerilogHDL语言简介(17)

1.5.1HDL语言简介(17)

1.5.2VerilogHDL的特点(18)

1.5.3VerilogHDL的程序结构(19)

1.6FPGA开发工具及设计流程(20)

1.6.1QuartusII开发套件(20)

1.6.2ModelSim仿真软件(23)

1.6.3FPGA的设计流程(25)

1.7MATLAB软件(28)

1.7.1MATLAB简介(28)

1.7.2MATLAB工作界面(28)

1.7.3MATLAB的特点及优势(29)

1.7.4MATLAB与QuartusII的数据交互(30)

1.8FPGA开发板CRD500(31)

1.8.1CRD500简介(31)

1.8.2CRD500典型应用(33)

1.9小结(33)

第2章FPGA实现数字信号处理基础(35)

2.1FPGA中数的表示(35)

2.1.1莱布尼兹与二进制(35)

2.1.2定点数表示(36)

2.1.3浮点数表示(37)

2.2FPGA中数的运算(40)

2.2.1加/减法运算(40)

2.2.2乘法运算(43)

2.2.3除法运算(45)

2.2.4有效数据位的计算(45)

2.3有限字长效应(48)

2.3.1字长效应的产生因素(48)

2.3.2A/D转换器的字长效应(49)

2.3.3数字系统运算中的字长效应(50)

2.4FPGA中的常用运算处理模块(52)

2.4.1加法器模块(52)

2.4.2乘法器模块(54)

2.4.3除法器模块(57)

2.4.4浮点数运算模块(58)

2.4.5滤波器模块(59)

2.5小结(61)

第3章锁相环原理及应用(63)

3.1锁相环的原理(63)

3.1.1锁相环的模型(63)

3.1.2锁定与跟踪的概念(64)

3.1.3锁相环的基本性能要求(65)

3.2锁相环的组成(66)

3.2.1鉴相器(66)

3.2.2环路滤波器(67)

3.2.3压控振荡器(68)

3.3锁相环的动态方程(68)

3.3.1非线性相位模型(68)

3.3.2线性相位模型(70)

3.3.3锁相环的传递函数(71)

3.4锁相环的性能分析(72)

3.4.1暂态信号响应(72)

3.4.2锁相环的频率响应(74)

3.4.3锁相环的稳定性(77)

3.4.4非线性跟踪性能(78)

3.4.5锁相环的捕获性能(80)

3.4.6锁相环的噪声性能(81)

3.5锁相环的应用(83)

3.5.1锁相环的两种跟踪状态(83)

3.5.2调频解调器(84)

3.5.3调相解调器(84)

3.5.4调幅信号的相干解调(85)

3.5.5锁相调频器(85)

3.5.6锁相调相器(86)

3.6小结(86)

第4章载波同步的FPGA实现(88)

4.1载波同步的原理(88)

4.1.1载波同步的概念及实现方法(88)

4.1.2锁相环的工作方式(89)

4.2锁相环的数字化模型(90)

4.2.1数字鉴相器(90)

4.2.2数字环路滤波器(91)

4.2.3数字控制振荡器(92)

4.2.4数字锁相环动态方程(93)

4.3输入信号建模与仿真(94)

4.3.1工程实例需求(94)

4.3.2输入信号模型(95)

4.3.3输入信号的MATLAB仿真(96)

4.4载波同步环的参数设计(99)

4.4.1总体性能参数设计(100)

4.4.2数字鉴相器设计(101)

4.4.3环路滤波器及数控振荡器设计(104)

4.5载波同步环的FPGA实现(106)

4.5.1顶层模块的VerilogHDL实现(106)

4.5.2IIR滤波器的VerilogHDL实现(108)

4.5.3环路滤波器的VerilogHDL实现(112)

4.5.4载波同步环的FPGA实现(114)

4.6载波同步环的仿真测试(115)

4.6.1测试激励的VerilogHDL设计(115)

4.6.2单载波输入信号的仿真测试(117)

4.6.3调幅输入信号的仿真测试(121)

4.6.4关于载波同步环参数的讨论(123)

4.7载波同步环的板载测试(125)

4.7.1硬件接口电路(125)

4.7.2板载测试程序(126)

4.7.3板载测试验证(129)

4.8小结(130)

第5章抑制载波同步的FPGA实现(131)

5.1抑制载波同步的原理(131)

5.1.1平方环的工作原理(131)

5.1.2同相正交环的工作原理(132)

5.1.3判决反馈环的工作原理(134)

5.2输入信号建模与仿真(135)

5.2.1工程实例需求(135)

5.2.2DPSK信号的调制原理及特征(135)

5.2.3DPSK信号传输模型及仿真(137)

5.3平方环的FPGA实现(139)

5.3.1改进的平方环原理(139)

5.3.2改进的平方环性能参数设计(139)

5.3.3带通滤波器设计(140)

5.3.4顶层模块的VerilogHDL实现(142)

5.3.5带通滤波器的VerilogHDL实现(145)

5.3.6低通滤波器的VerilogHDL实现(149)

5.3.7FPGA实现后的仿真测试(151)

5.4同相正交环的FPGA实现(153)

5.4.1同相正交环性能参数设计(153)

5.4.2低通滤波器的VerilogHDL实现(154)

5.4.3其他模块的VerilogHDL实现(155)

5.4.4顶层模块的VerilogHDL实现(156)

5.4.5FPGA实现后的仿真测试(159)

5.4.6同相支路的判决及码型变换(161)

5.5判决反馈环的FPGA实现(163)

5.5.1判决反馈环的性能参数设计(163)

5.5.2顶层模块的VerilogHDL实现(164)

5.5.3积分判决模块的VerilogHDL实现(167)

5.5.4FPGA实现后的仿真测试(169)

5.6平方环的板载测试(171)

5.6.1硬件接口电路(171)

5.6.2板载测试程序(171)

5.6.3板载测试验证(172)

5.7小结(173)

第6章自动频率控制的FPGA实现(174)

6.1自动频率控制的概念(174)

6.2优选似然频差估计的FPGA实现(175)

6.2.1优选似然频差估计的原理(175)

6.2.2优选似然频差估计的MATLAB仿真(177)

6.2.3优选似然频差估计的FPGA实现方法(179)

6.3基于FFT载波频率估计的FPGA实现(181)

6.3.1离散傅里叶变换(181)

6.3.2FFT算法原理及MATLAB仿真(183)

6.3.3FFT核的使用(186)

6.3.4输入信号建模与MATLAB仿真(188)

6.3.5基于FFT频差估计的VerilogHDL实现(189)

6.3.6FPGA实现及仿真测试(193)

6.4FSK信号调制/解调原理(194)

6.4.1数字频率调制(195)

6.4.2FSK信号的MATLAB仿真(196)

6.4.3FSK信号的相干解调原理(199)

6.4.4AFC环解调FSK信号的原理(200)

6.5AFC环的FPGA实现(202)

6.5.1AFC环参数设计(202)

6.5.2顶层模块的VerilogHDL实现(204)

6.5.3鉴频器模块的VerilogHDL实现(207)

6.5.4FPGA实现及仿真测试(208)

6.6AFC环的板载测试(209)

6.6.1硬件接口电路(209)

6.6.2板载测试程序(210)

6.6.3板载测试验证(212)

6.7小结(213)

第7章数字锁相法位同步技术的FPGA实现(214)

7.1位同步的概念及实现方法(214)

7.1.1位同步的概念(214)

7.1.2利用滤波法提取位同步信号(215)

7.1.3利用数字锁相法提取位同步信号(216)

7.2微分型位同步环的FPGA实现(218)

7.2.1微分型位同步环的原理(218)

7.2.2顶层模块的VerilogHDL实现(219)

7.2.3双相时钟模块的VerilogHDL实现(221)

7.2.4微分鉴相模块的VerilogHDL实现(223)

7.2.5单稳态触发器模块的VerilogHDL实现(225)

7.2.6控制及分频模块的VerilogHDL实现(226)

7.2.7位同步信号形成及移相模块的VerilogHDL实现(228)

7.2.8FPGA实现及仿真测试(230)

7.3积分型位同步环的FPGA实现(232)

7.3.1积分型位同步环的原理(232)

7.3.2顶层模块的VerilogHDL实现(234)

7.3.3积分器模块的VerilogHDL实现(236)

7.3.4鉴相模块的VerilogHDL实现(238)

7.3.5FPGA实现及仿真测试(239)

7.4改进型位同步环的FPGA实现(240)

7.4.1正交支路积分输出门限判决法(240)

7.4.2数字滤波器法的工作原理(242)

7.4.3随机徘徊滤波器的VerilogHDL实现(243)

7.4.4随机徘徊滤波器的仿真测试(244)

7.4.5改进型数字滤波器的工作原理(245)

7.4.6改进型数字滤波器的VerilogHDL实现(246)

7.5微分型位同步环的板载测试(249)

7.5.1硬件接口电路(249)

7.5.2板载测试程序(249)

7.5.3板载测试验证(250)

7.6小结(251)

第8章插值算法位同步技术的FPGA实现(252)

8.1插值算法位同步技术的原理(252)

8.1.1插值算法的总体结构(252)

8.1.2内插滤波器的原理及结构(252)

8.1.3Gardner定时误差检测算法(254)

8.1.4环路滤波器与数控振荡器(256)

8.2插值算法位同步技术的MATLAB仿真(257)

8.2.1环路滤波器系数的设计(257)

8.2.2定时误差检测算法的MATLAB仿真程序(258)

8.2.3简化后插值算法位同步技术的仿真(263)

8.3插值算法位同步技术的FPGA实现(266)

8.3.1顶层模块的VerilogHDL设计(266)

8.3.2内插滤波器模块的VerilogHDL设计(267)

8.3.3定时误差检测及环路滤波器模块的VerilogHDL设计(270)

8.3.4数控振荡器的VerilogHDL设计(272)

8.3.5FPGA实现后的仿真测试(273)

8.4插值算法位同步环的板载测试(274)

8.4.1硬件接口电路(274)

8.4.2板载测试程序(275)

8.4.3板载测试验证(276)

8.5小结(277)

第9章帧同步技术的FPGA实现(278)

9.1异步传输与同步传输的概念(278)

9.1.1异步传输的概念(278)

9.1.2同步传输的概念(279)

9.1.3异步传输与同步传输的区别(279)

9.2起止式同步的FPGA实现(280)

9.2.1RS-232串口通信协议(280)

9.2.2顶层模块的VerilogHDL实现(282)

9.2.3时钟模块的VerilogHDL实现(283)

9.2.4串口接收模块的VerilogHDL实现(285)

9.2.5串口发送模块的VerilogHDL实现(287)

9.2.6FPGA实现及仿真测试(289)

9.3帧同步码组及其检测原理(291)

9.3.1帧同步码组的选择(291)

9.3.2间隔式插入法的检测原理(293)

9.3.3连贯式插入法的检测原理(294)

9.3.4帧同步过程的几种状态(295)

9.4连贯式插入法帧同步的FPGA实现(296)

9.4.1实例要求及总体模块设计(296)

9.4.2搜索态模块的VerilogHDL实现及仿真(298)

9.4.3校核态模块的VerilogHDL实现及仿真(302)

9.4.4同步态模块的VerilogHDL实现及仿真(306)

9.4.5帧同步的FPGA实现及仿真(311)

9.5串口通信的板载测试(312)

9.5.1硬件接口电路(312)

9.5.2板载测试验证(313)

9.6帧同步电路的板载测试(314)

9.6.1硬件接口电路(314)

9.6.2板载测试程序(315)

9.6.3板载测试验证(317)

9.7小结(318)

参考文献(319)


作者介绍:

暂无相关内容,正在全力查找中


出版社信息:

暂无出版社相关信息,正在全力查找中!


书籍摘录:

暂无相关书籍摘录,正在全力查找中!



原文赏析:

暂无原文赏析,正在全力查找中!


其它内容:

暂无其它内容!


书籍真实打分

  • 故事情节:8分

  • 人物塑造:5分

  • 主题深度:5分

  • 文字风格:8分

  • 语言运用:6分

  • 文笔流畅:3分

  • 思想传递:3分

  • 知识深度:6分

  • 知识广度:4分

  • 实用性:5分

  • 章节划分:4分

  • 结构布局:4分

  • 新颖与独特:6分

  • 情感共鸣:5分

  • 引人入胜:8分

  • 现实相关:9分

  • 沉浸感:8分

  • 事实准确性:6分

  • 文化贡献:8分


网站评分

  • 书籍多样性:6分

  • 书籍信息完全性:5分

  • 网站更新速度:7分

  • 使用便利性:5分

  • 书籍清晰度:9分

  • 书籍格式兼容性:4分

  • 是否包含广告:5分

  • 加载速度:5分

  • 安全性:3分

  • 稳定性:9分

  • 搜索功能:5分

  • 下载便捷性:8分


下载点评

  • 差评少(125+)
  • 无盗版(349+)
  • azw3(581+)
  • 藏书馆(253+)
  • 无广告(145+)
  • 盗版少(228+)
  • 无多页(97+)
  • 方便(256+)
  • epub(355+)
  • 字体合适(633+)

下载评价

  • 网友 石***烟: ( 2025-01-06 14:01:02 )

    还可以吧,毕竟也是要成本的,付费应该的,更何况下载速度还挺快的

  • 网友 苍***如: ( 2025-01-02 20:58:41 )

    什么格式都有的呀。

  • 网友 薛***玉: ( 2025-01-18 01:49:50 )

    就是我想要的!!!

  • 网友 印***文: ( 2025-01-04 08:37:51 )

    我很喜欢这种风格样式。

  • 网友 居***南: ( 2025-01-11 12:08:57 )

    请问,能在线转换格式吗?

  • 网友 冯***丽: ( 2024-12-30 23:35:26 )

    卡的不行啊

  • 网友 游***钰: ( 2025-01-10 09:43:27 )

    用了才知道好用,推荐!太好用了

  • 网友 林***艳: ( 2025-01-07 10:09:40 )

    很好,能找到很多平常找不到的书。

  • 网友 车***波: ( 2025-01-13 05:43:03 )

    很好,下载出来的内容没有乱码。

  • 网友 孔***旋: ( 2025-01-09 00:11:47 )

    很好。顶一个希望越来越好,一直支持。

  • 网友 蓬***之: ( 2025-01-03 08:08:50 )

    好棒good

  • 网友 权***波: ( 2024-12-21 02:38:46 )

    收费就是好,还可以多种搜索,实在不行直接留言,24小时没发到你邮箱自动退款的!

  • 网友 扈***洁: ( 2024-12-27 08:30:10 )

    还不错啊,挺好

  • 网友 寇***音: ( 2025-01-01 19:04:55 )

    好,真的挺使用的!


随机推荐